Country
Full text data for US,EP,CN
Type
Legal Validity
Legal Status
Filing Date
Publication Date
Inventor
Assignee
Click to expand
IPC(Section)
IPC(Class)
IPC(Subclass)
IPC(Group)
IPC(Subgroup)
Agent
Agency
Claims Number
Figures Number
Citation Number of Times
Assignee Number
No. Publication Number Title Publication/Patent Number Publication/Patent Number Publication Date Publication Date
Application Number Application Number Filing Date Filing Date
Inventor Inventor Assignee Assignee IPC IPC
1
CN112204883A
比较器架构和相关的方法
Substantial Examination
Publication/Patent Number: CN112204883A Publication Date: 2021-01-08 Application Number: 201980035621.4 Filing Date: 2019-04-17 Inventor: B·l·普赖斯   D·沙   Assignee: 高通股份有限公司   IPC: H03K5/24 Abstract: 公开了一种系统。该系统包括配置成接收输入电压(VIN)和参考电压(VREF)的第一级(M12、M14),第一级包括输入晶体管对(M12、M14),其中输入电压耦合到输入晶体管对,输入晶体管对耦合到地,并且输入晶体管对在公共漏极处包括具有电压的高增益节点(VHGN)。该系统进一步包括第二级(130),第二级耦合到高增益节点并且配置成基于输入电压和参考电压之间的差而生成输出电压(VOUT),第二级包括电阻器(R11)和反相器晶体管对(M15、M16),其中反相器晶体管对的栅极耦合到第一级的高增益节点,并且电阻器将第一级的高增益节点耦合到反相器晶体管对的公共漏极,并且配置成向和/或从第一级的高增益节点提供和/或汲取电流。
2
US2021036694A1
COMPARATOR CIRCUITRY
Publication/Patent Number: US2021036694A1 Publication Date: 2021-02-04 Application Number: 17/075,723 Filing Date: 2020-10-21 Inventor: Wang, Ting-hao   Hsu, Hao-che   Lin, Pei-ju   Assignee: GLOBAL UNICHIP CORPORATION   TAIWAN SEMICONDUCTOR MANUFACTURING CO., LTD.   IPC: H03K5/24 Abstract: A comparator circuitry includes an input pair circuit, a load circuit, and a compensation circuit. The input pair circuit is configured to compare a first input signal with a second input signal, in order to control a first bias current. The load circuit is coupled to the input pair circuit, and is configured to output an output signal having a first level from a first output terminal of the load circuit in response to the first bias current. The compensation circuit is coupled to the input pair circuit and the load circuit, and is configured to drain a compensation current from the first output terminal to a voltage source during a period that the load circuit generates the output signal having a first level, in which the voltage source is configured to provide a voltage having a second level.
3
CN112769420A
一种输入信号状态检测及输出控制电路及控制方法
Substantial Examination
Publication/Patent Number: CN112769420A Publication Date: 2021-05-07 Application Number: 202011534075.X Filing Date: 2020-12-24 Inventor: 刘颖   田泽   吕俊盛   李嘉   邵刚   刘敏侠   Assignee: 西安翔腾微电子科技有限公司   IPC: H03K5/24 Abstract: 本发明涉及一种输入信号状态检测及输出控制电路及控制方法。本发明包括比较电路、逻辑与门电路和两级缓冲级电路,比较电路通过逻辑与门电路与两级缓冲级电路连接。本发明实现了开态、地态及差分态输入信号的检测和输出控制,其结构简单,判决灵敏度高、检测范围广且不会引入信号失真,可广泛应用于时钟/数据驱动电路中。
4
CN112564677A
一种滞回电压可调的比较器
Substantial Examination
Publication/Patent Number: CN112564677A Publication Date: 2021-03-26 Application Number: 201910911409.1 Filing Date: 2019-09-25 Inventor: 孙德臣   Assignee: 圣邦微电子(北京)股份有限公司   IPC: H03K5/24 Abstract: 一种滞回电压可调的比较器,通过在比较器所具有的5个引脚的基础上增加一个滞回电压控制引脚,并使所述滞回电压控制引脚对应的第一开关电阻阵列和第二开关电阻阵列设置在比较器电路中,所述开关均为CMOS逻辑开关,所述电阻均为芯片内部电阻,能够通过选通开关电阻阵列中的电阻确定滞回电压值,从而实现对比较器滞回电压的有效调整以消除固定滞回电压设计对比较器应用范围的制约。
5
CN112350696A
一种双反馈回路比较器
Substantial Examination
Publication/Patent Number: CN112350696A Publication Date: 2021-02-09 Application Number: 202011149366.7 Filing Date: 2020-10-23 Inventor: 杨德旺   郭春炳   陆维立   孔祥键   高钧达   简明朝   Assignee: 广东工业大学   IPC: H03K5/24 Abstract: 本发明公开了一种双反馈回路比较器,包括两个输入端口INP和INN,用于接收输入电压;两个输入端口OUTP和OUTN,用于输出电压;时序开关S1、S2、S3、S4、S5、S6、S7和S8,用于控制电路的时序;每个时序开关中均具有两个反向时钟,分别通过接收不同的时钟信号CLK、CLKB来控制时序开关的通断;NMOS晶体管M1、M2、M4、M6,以及PMOS晶体管M3、M5,与所述的时序开关共同构成双反馈回路。本发明采用开关控制时序输入输出,去掉预放大级,省掉尾MOS管,从而降低功耗。同时,在比较器比较阶段,通过开关引入双正反馈放大回路,从而保证足够比较器比较速率与分辨率。
6
CN112865763A
比较器
Public
Publication/Patent Number: CN112865763A Publication Date: 2021-05-28 Application Number: 201911188793.3 Filing Date: 2019-11-28 Inventor: 季汝敏   Assignee: 长鑫存储技术有限公司   IPC: H03K5/24 Abstract: 本发明涉及一种比较器,包括:第一级运放电路、第二级运放电路、偏置电路及钳位电路;第一级运放电路包括两个电压输入端及一个电压输出端;第二级运放电路与偏置电路及第一级运放电路的电压输出端相连接;钳位电路与第一级运放电路的电压输出端相连接。上述比较器中通过增设钳位电路,可以将第一级运放电路的电压输出端的最高电压钳位至预设电压,在比较器工作过程中第一级运放电路的电压输出端的电压变化幅度较小,可以减小第一级运放电路的电压输出端的放电延时,从而提高比较器的翻转速度。
7
CN112202427A
一种翻转点可调的比较器
Substantial Examination
Publication/Patent Number: CN112202427A Publication Date: 2021-01-08 Application Number: 202011282933.6 Filing Date: 2020-11-17 Inventor: 甄少伟   杨涛   杨芮   吴东铭   张波   Assignee: 电子科技大学   IPC: H03K5/24 Abstract: 一种翻转点可调的比较器,包括比较模块和跨阻放大器,比较模块中第二NMOS管、第三NMOS管、第四NMOS管分别和第一NMOS管构成电流镜结构,用于将第一电流源的电流进行镜像以提供偏置;第一NPN型三极管和第二NPN型三极管的基极作为比较器的两个输入端,发射极通过第五电阻连在一起并且分别连接第二电流源和第三电流源,通过调整第二电流源和第三电流源的电流值来调整比较器的翻转点;另外通过增加第三PMOS管、第二PMOS管和第一PMOS管构成的电流摆幅控制系统,使得输出级电流摆幅不受尾电流大小限制,可以降低电路静态功耗。跨阻放大器用于将输出电流信息转换为电压信息,完成I‑V的线性转换。本发明可以实现电压比较和电流比较,尤其适合作为DCR采样的电流比较器。
8
US2021067151A1
A COMPARATOR
Publication/Patent Number: US2021067151A1 Publication Date: 2021-03-04 Application Number: 17/052,354 Filing Date: 2019-05-01 Inventor: Martins, Gustavo Campos   Assignee: Nowi Energy B.V.   IPC: H03K5/24 Abstract: The invention relates to an asynchronous comparator that presents low average power consumption and short propagation delay. The comparator bias current is dependent on the differential input voltage in a way that the current increases when the differential input voltage is low and decreases when the differential input voltage is high.
9
CN112653434A
一种时序控制的低功耗共模反馈预放大电路与比较器
Substantial Examination
Publication/Patent Number: CN112653434A Publication Date: 2021-04-13 Application Number: 202011525328.7 Filing Date: 2020-12-22 Inventor: 苏杰   李孙华   徐祎喆   朱勇   Assignee: 北京百瑞互联技术有限公司   IPC: H03K5/24 Abstract: 本申请公开了一种时序控制的低功耗共模反馈预放大电路与比较器,属于集成电路技术领域。该方法主要包括:前置放大器、时钟控制单元和共模反馈单元,共模反馈单元包括第一晶体管,第二晶体管以及电容,时钟控制单元包括第一时钟控制开关,第二时钟控制开关,第三时钟控制开关,第四时钟控制开关,第五时钟控制开关,第六时钟控制开关,第七时钟控制开关,第八时钟控制开关,第九时钟控制开关,本申请提供一种带有时序的简易共模反馈电路,有效的降低了共模增益。
10
CN112242829A
一种伺服驱动系统的迟滞比较器电路
Substantial Examination
Publication/Patent Number: CN112242829A Publication Date: 2021-01-19 Application Number: 202010909614.7 Filing Date: 2020-09-02 Inventor: 夏亮   林树刚   赵晓兀   谭先锋   曹祥   陈科   巩炳杰   兰东洋   王旭丽   Assignee: 重庆智能机器人研究院   IPC: H03K5/24 Abstract: 本发明公开了一种伺服驱动系统的迟滞比较器电路,包括:母线电压采集模块、迟滞比较模块及制动模块,所述迟滞比较模块包括两个比较器,第一比较器的反向端与所述母线电压采集模块相连,所述第一比较器的输出端与第二比较器的同相端相连,所述第二比较器的输出端与所述制动模块相连,所述第一比较器与第一电压调节模块相连,所述第二比较器与第二电压调节模块相连,本发明适用于伺服驱动系统控制领域,可以有效的避免制动功率管频繁开关的现象,进而保护功率管。
11
CN112636729A
一种超低功耗的电源动态比较器电路
Public
Publication/Patent Number: CN112636729A Publication Date: 2021-04-09 Application Number: 202011475723.9 Filing Date: 2020-12-14 Inventor: 苏杰   李孙华   徐祎喆   朱勇   Assignee: 重庆百瑞互联电子技术有限公司   IPC: H03K5/24 Abstract: 本发明公开了一种超低功耗的电源动态比较器,属于集成电路技术领域。该超低功耗的电源动态比较器包括前置放大器电路、交叉耦合器电路和再生锁存器电路,其中,前置放大器电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管和第七晶体管、第一输出节点电容和第二输出节点电容;交叉耦合器电路包括第八晶体管和第九晶体管;再生锁存器包括第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管和第十七晶体管。本发明能够防止比较器对较小的差分输入信号完全放电,能够减少能量的消耗,提高了比较器的工作效率,且能够节省面积。
12
CN212726972U
迟滞电压可配置的比较器
Grant
Publication/Patent Number: CN212726972U Publication Date: 2021-03-16 Application Number: 202021142496.3 Filing Date: 2020-06-18 Inventor: 蔡俊   黄继颇   杨维   党朝   Assignee: 安徽赛腾微电子有限公司   上海赛鹰微电子有限公司   IPC: H03K5/24 Abstract: 本实用新型公开了一种迟滞电压可配置的比较器,包括:基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;差分输入电路,包括:第一差分输入级及第二差分输入级;以及所述共源共栅电路,用于将所述第一差分输入级的输出电压和所述第二差分输入级的电压放大后发送至所述比较器本体。本实用新型可以实现迟滞电压的可配置,可对高低转换阀值进行精确的调节,满足系统设计时,对不同迟滞电压的需求。
13
CN112511139A
比较器电路及包括其的芯片
Substantial Examination
Publication/Patent Number: CN112511139A Publication Date: 2021-03-16 Application Number: 202011557956.3 Filing Date: 2020-12-25 Inventor: 郑晓燕   Assignee: 上海贝岭股份有限公司   IPC: H03K5/24 Abstract: 本发明公开了一种比较器电路及包含其的芯片,比较器电路包括第一放大电路的同相输入端和第二放大电路的同相输入端接收第一输入电压,第一放大电路的反相输入端和第二放大电路的反相输入端接收第二输入电压;第一放大电路用于输出对应的第一放大信号和第二放大信号至第一比较电路;第二放大电路用于输出对应的第三放大信号和第四放大信号至第二比较电路;第一比较电路用于输出第一比较结果至选择输出电路;第二比较电路用于输出第二比较结果至选择输出电路;选择信号产生电路用于输出选择信号至选择输出电路;选择输出电路用于选择第一比较结果或第二比较结果作为比较器电路的输出结果。本发明扩大了比较器电路的输入电压范围,提高了电路精度。
14
EP3599721B1
LOSS OF SIGNAL DETECTOR WITH PVT COMPENSATION
Publication/Patent Number: EP3599721B1 Publication Date: 2021-05-05 Application Number: 19186262.2 Filing Date: 2019-07-15 Inventor: Liu, Xiaoqun   Delshadpour, Siamak   Yazdi, Ahmad   Assignee: NXP B.V.   IPC: H03K5/24
15
CN107040249B
一种用于比较器反转电压阈值修调判断的电路
Grant
Publication/Patent Number: CN107040249B Publication Date: 2021-01-12 Application Number: 201710196130.0 Filing Date: 2017-03-29 Inventor: 石立勇   万四宏   Assignee: 湖南汇德电子有限公司   IPC: H03K5/24 Abstract: 本发明公开了一种用于比较器反转电压阈值修调判断的电路,其包括电压转换电路、比较器、逻辑控制电路以及选择电路,所述电压转换电路的输入端依次连接有比较器、逻辑控制电路以及选择电路,所述选择电路的输出端与所述电压转换电路的输入端连接,所述逻辑控制电路的输出端与所述电压转换电路的输入端连接;本发明通过利用逻辑控制电路接收四个周期的波形,控制选择电路输出不同修调步长,然后通过电压转换电路使比较器输出翻转波形,通过输出端检测此波形,确定修调方案,完成对输入电压精确控制的电路修调。本发明作为一种用于比较器反转电压阈值修调判断的电路,其广泛适用于模拟集成电路技术领域。
16
CN112532217A
共栅极比较器和熔断器读取器
Substantial Examination
Publication/Patent Number: CN112532217A Publication Date: 2021-03-19 Application Number: 202010986317.2 Filing Date: 2020-09-18 Inventor: H·r·萨缪尔斯   L·帕姆   Assignee: 美国亚德诺半导体公司   IPC: H03K5/24 Abstract: 本公开共栅极比较器和熔断器读取器。可以使用共栅极FET从熔断器组读取参考信息和测试信息来确定一个或多个熔断器的状态。在例子中,可以使用响应控制信号的第一开关选择性地将FET器件二极管连接,并且可以将信号存储电容器连接到FET器件的栅极端子。当第一开关闭合并且在FET器件的源极节点处施加第一输入信号时,电容器可以存储有关参考信号的信息。当第一开关打开时,可以在FET器件的源极节点处施加第二输入信号,并且在FET器件的漏极节点处的输出信号可以表示第一输入信号与参考信号之间的幅度关系。在示例中,第二输入信号可以指示熔断器的状态。
17
CN112511138A
半导体集成电路以及接收装置
Substantial Examination
Publication/Patent Number: CN112511138A Publication Date: 2021-03-16 Application Number: 202010124661.0 Filing Date: 2020-02-27 Inventor: 佐藤裕治   Assignee: 铠侠股份有限公司   IPC: H03K5/24 Abstract: 一个实施方式提供适合于适当地处理一对差动信号的半导体集成电路以及接收装置。根据一个实施方式,提供一种具有第1线、第2线、第3线、第4线、锁存电路、第1偏移调整电路和第2偏移调整电路的半导体集成电路。第2线与第1线构成差动对。第4线与第3线构成差动对。锁存电路具有第1输入节点、第2输入节点、第1输出节点和第2输出节点。第1输入节点与第1线电连接。第2输入节点与第2线电连接。第1输出节点与第3线电连接。第2输出节点与第4线电连接。第1偏移调整电路电连接在第1线与第3线之间。第2偏移调整电路具有与第1偏移调整电路等效的电路构成。第2偏移调整电路电连接在第2线与第4线之间。
18
US2021159895A1
TWO STEP HIGH SPEED AUTO-ZERO AND SELF-CALIBRATION COMPARATOR
Publication/Patent Number: US2021159895A1 Publication Date: 2021-05-27 Application Number: 16/698,626 Filing Date: 2019-11-27 Inventor: Kashmiri, Sayyed Mahdi   Blechschmidt, Rainer   Assignee: Robert Bosch GmbH   IPC: H03K5/24 Abstract: A method of controlling a comparator includes during a first time period, enabling an auto-zero loop to provide an initial offset calibration of a differential preamplifier that includes differential memory capacitors; and during a second time period after the first window, enabling a self-calibrating circuit to provide an offset calibration of the differential preamplifier, and minimizing an output offset of a dynamic latch. Wherein the dynamic latch is configured to latch an output of the differential preamplifier at a sampling frequency, the auto-zero loop including an auxiliary amplifier configured to inject a correction signal into the differential preamplifier based on a voltage across the differential memory capacitors, and the self-calibrating circuit including a charge pump configured to adjust the voltage across the differential memory capacitors based on an output of the dynamic latch.
19
CN107493093B
一种高速低功耗动态亚稳态抑制比较器
Grant
Publication/Patent Number: CN107493093B Publication Date: 2021-01-22 Application Number: 201710720062.3 Filing Date: 2017-08-21 Inventor: 徐代果   胡刚毅   李儒章   王健安   陈光炳   王育新   付东兵   徐世六   刘涛   蒲杰   陈凯让   Assignee: 中国电子科技集团公司第二十四研究所   IPC: H03K5/24 Abstract: 本发明提供一种高速低功耗动态亚稳态抑制比较器,包括:输入单元,输出单元,锁存器,上拉锁存单元,下拉单元和亚稳态抑制单元,当比较器出现亚稳态状态时,所述亚稳态抑制单元根据输出单元的输出信号,控制比较器进入复位状态;本发明通过亚稳态抑制单元,可以有效抑制比较器亚稳态的情况,不会明显增加比较器的速度,本发明结构简单,和传统结构相比,没有明显增加面积,达到了高速和低功耗的目的的同时,对比较器的亚稳态现象有明显的抑制效果。
20
CN112436826A
提供偏移校准的比较器和包括比较器的集成电路
Public
Publication/Patent Number: CN112436826A Publication Date: 2021-03-02 Application Number: 202010753777.0 Filing Date: 2020-07-30 Inventor: 李在训   林涌   金完   成巴罗塞姆   吴承贤   Assignee: 三星电子株式会社   IPC: H03K5/24 Abstract: 公开了提供偏移校准的比较器和包括比较器的集成电路,所述比较器被配置为根据控制信号来校准偏移,所述比较器包括:输入电路,所述输入电路被配置为接收第一输入信号和第二输入信号,并生成与所述第一输入信号对应的第一内部信号和与所述第二输入信号对应的第二内部信号;差分放大电路,所述差分放大电路被配置为消耗从具有正电源电压的正电压节点流向具有负电源电压的负电压节点的电源电流,并通过放大所述第一内部信号与所述第二内部信号之间的差来生成输出信号;以及电流阀,所述电流阀被配置为基于所述控制信号调整所述电源电流的至少一部分。
Total 311 pages